1.1.1高速信号传输工程化技术内容
如果某个正在研制的电子产品具有DVI视频信号处理功能和接口,则电子工程师对该产品的DVI信号传输进行开发设计时,必须对有关DVI信号传输所涉及的以下问题给出工程化的技术解决方案,使得产品在性能、可靠性、可制造性和成本等方面取得平衡。
,如何界定DVI信号传输是高速信号传输还是低速信号传输,以便设计出既能满足传输性能要求又能有效控制制造成本的传输线,保证产品综合性能比较好,而不仅是某单项性能指标比较好。 高速信号通常采用什么形式传输;北京高速信号传输执行标准

高速信号传输技术的简单性
对于大多数电子设计工程师,高速信号传输技术,即SI、PI和EMC真的很难、很复杂吗?事实并非如此。对于大多数电子设计工程师来讲,掌握关于电磁兼容、信号完整性和电源完整性一般性的原理、概念和技术,就可以很好地从事研发工作了,深入掌握这些技能则是专业工程师的事。在这个意义上来说,掌握SI、PI和EMC相关技术是很容易的事情。
掌握一般性的原理、概念和技术为什么容易呢?对于大多数电子设计工程师,只需掌握以下这些知识。
北京高速信号传输执行标准数字信号的传输速率和其传输通道的长度是高速信号传输的两个不可分割的组成部分;

克劳德高速数字信号测试实验室
原因在于:对应某个数字信号,如果其传输线设计不当而在某些位置出现阻抗突变,则信号在此处会发生反射,反射的信号向着与信号传输方向相反的方向传输,若再遇到阻抗突变,会再次发生反射,信号与反射信号叠加在信号采集处,会影响采集器对信号的判断。由天线原理可知,如果反射点恰好处于信号某个有效谐波波长的1/4处,则在该段传输线上任意位置入射信号和反射信号的相位相同,电流方向相反,信号幅值叠加,该段传输线构成射频发射天线。因此,一般情况下,如果其传输线长度大于该数字信号有效比较高谐波(一般为基频的3~5倍)波长的1/4时,该数字信号相对该传输线就是高速信号。
由天线原理可知,如果反射点恰好处于信号某个有效谐波波长的1/4处,则在该段传输线上任意位置入射信号和反射信号的相位相同,电流方向相反,信号幅值叠加,该段传输线构成射频发射天线。因此,一般情况下,如果其传输线长度大于该数字信号有效比较高谐波(一般为基频的3~5倍)波长的1/4时,则该数字信号相对该传输线就是高速信号。值得注意的是,数字信号是否为高速信号,除了与信号的频率有关,还与传输它的线路长度有关。
注意
信号传输是否为高速信号传输,不但取决于数字信号的带宽波长(等价于数字信号的速率),还取决于信号传输线的长度。数字信号的传输速率和其传输通道的长度是高速信号传输的两个不可分割的组成部分。例如,传输速率为1Mbps的RS-422信号在双绞屏蔽电缆上传输时,信号带宽为5×1MHz。信号带宽波长λ为3×108÷(4)1/2÷(1×106×5)=30(m)。假设电缆材料的相对介电常数为4,只有当RS-422信号传输通道长度大于7.5m时,才可以被当作高速信号传输。 高速信号传输所涉及的个概念;

第二,如何进行DVI信号的PCB布线设计和电缆选择,以保证信号在传输过程中保持其波形的失真在可容许的范围内,即被称为高速信号传输信号完整性的工程化技术。
第三,如何为DVI信号发生器和接收器芯片设计电源供电单元,以保证信号发生器和信号接收器能够正常工作,且不影响其他共电源芯片的正常工作,即被称为高速信号传输电源完整性的工程化技术。
第四,如何设计DVI信号传输线和屏蔽,以保证DVI信号在传输过程中具有一定程度的抗干扰能力,且不会对附近其他信号产生不可容许的干扰,即被称为高速信号传输电磁兼容性的工程化技术。 高速信号传输的依据有有那几条;北京高速信号传输执行标准
高速信号的传输的工程化技术;北京高速信号传输执行标准
在实际的PCB布线时,如果由于产品结构的需要,不能缩短信号线长度时,应采用差分信号传输。差分信号有很强的抗共模干扰能力,能延长传输距离。差分信号有很多种,如ECL、PECL、LVDS等,表1列出LVDS相对于ECL、PECL系统的主要特点。LVDS的恒流源模式低摆幅输出使得LVDS能高速驱动,对于点到的连接,传输速率可达800Mbps,同时LVDS低噪声、低功耗,连接方便,实际中使用较多。LVDS的驱动器由一个通常为3.5mA的恒流源驱动对差分信号线组成。接收端有一个高的直流输入阻抗,几科全部的驱动电流流经10Ω的终端电阻,在接收器输入端产生约350mV电压。当驱动状态反转时,流经电阻的电流方向改变,此时在接收端产生有效的逻辑状态。图5是利用LVDS芯片DS90LV031、DS90LV032把信号转换成差分信号,进行长距离传输的波形图。在仿真时设置仿真频率为66MHz理想方波,传输距离为508mm,差分对终端接100Ω负载匹配传输线的差分阻抗。从仿真结果看,LVDS接收端的波形除了有延迟外,波形保持完好。北京高速信号传输执行标准