MIPI M-PHY的协议解码
使用M-PHY总线的MIPI接口(如DigRFV4、LLIUniPro等)目前还是比较新的标准,很多功能还在开发过程中,用户在实际的应用过程中除了会遇到信号质量的问题外,还可能会遇到各种各样协议方面的问题。如果要对相应的协议做具体的分析和调试,需要使用的协议分析仪(如Agilent公司的DigRF协议分析仪和训练器),的协议分析仪可以有很深的内存深度,可以针对相应的协议设置多级的复杂触发,可以对不关心的数据包进行相应的过滤,因此很多芯片厂家会选择的协议分析进行协议测试。而对于很多具体的使用者来说,可能只需要简单地了解一下总线上当前的状态,能够分析示波器上当前捕获的这段波形中传输的是什么数据包以及包里的具体内容,这时候就可以考虑选择示波器里的协议解码功能。
例如基于示波器的N8807ADigRFV4协议解码软件、N8808AUniPro协议解码软件、N8809ALLI协议解码软件、N8818AUFS协议解码软件等。图14.8~图14.10是几个在示波器里进行M-PHY总线解码的例子。 时钟线的HS信号质量测试;山东解决方案MIPI测试
根据D-PHY的CTS的要求,D-PHY的发送信号质量测试主要应该包含以下测试项目:
(1)数据线的LP信号质量测试:包含数据信号在LP模式下的高电平、低电平、上升时间、斜率等。
(2)时钟线的LP信号质量测试:包含时钟信号在LP模式下的高电平、低电平、上升时间、斜率等。
(3)数据线的HS信号质量测试:包含数据信号在HS模式下的差分电压、单端电压。共模电压、上升时间等。(4)GlobalOperation的测试:由于从LP模式切换到HS模式以及HS模式下数据传输完成后退出到LP模式都有一定的时序要求,这部分测试项目有时又称为GlobalOperation的测试项目,其中一些相关时序参数的定义
(5)时钟线的HS信号质量测试:测试项目与数据线的HS信号质量测试项目类似。
(6)HS模式下时钟和数据线间的时序关系测试:包括在HS模式的数据有效前时钟应该提前的准备时间、HS数据传输完后时钟应该保持的时间、数据和时钟信号间的时延等。 云南自动化MIPI测试MIPI D-PHY信号质量测试;
MIPI是一个比较新的标准,其规范也在不断修改和改进,目前比较成熟的接口应用有DSI(显示接口)和CSI(摄像头接口)。CSI/DSI分别是指其承载的是针对Camera或Display应用,都有复杂的协议结构。以DSI为例,其协议层结构如下:
CSI/DSI的物理层(PhyLayer)由专门的WorkGroup负责制定,其目前的标准是D-PHY。D-PHY采用1对源同步的差分时钟和1~4对差分数据线来进行数据传输。数据传输采用DDR方式,即在时钟的上下边沿都有数据传输。
D-PHY的物理层支持HS(HighSpeed)和LP(LowPower)两种工作模式。HS模式下采用低压差分信号,功耗较大,但是可以传输很高的数据速率(数据速率为80M~1Gbps);LP模式下采用单端信号,数据速率很低(<10Mbps),但是相应的功耗也很低。两种模式的结合保证了MIPI总线在需要传输大量数据(如图像)时可以高速传输,而在不需要大数据量传输时又能够减少功耗。
CSI接口
CSI-2是一个单或双向差分串行界面,包含时钟和数据信号。CSI-2的层次结构:CSI-2由应用层、协议层、物理层组成。
协议层包含三层:
像素/字节打包/解包层,
LLP(LowLevelProtocol)层,
MIPI-DS
IMIPI-DSI是一种应用于显示技术的串行接口,兼容DPI(显示像素接口,Display Pixel Interface)、DBI(显示总线接口,Display Bus Interface)和DCS(显示命令集,Display Command Set),以串行的方式发送像素信息或指令给外设,而且从外设中读取状态信息或像素信息,而且在传输的过程中享有自己的通信协议,包括数据包格式和纠错检错机制。下图所示的是MIPI-DSI接口的简单示意图。MIPI-DSI具备高速模式和低速模式两种工作模式,全部数据通道都可以用于单向的高速传输,但只有个数据通道才可用于低速双向传输,从属端的状态信息、像素等格式通过该数据通道返回。时钟通道于在高速传输数据的过程中传输同步时钟信号。此外,一个主机端可允许同时与多个从属端进行通信。 MIPI规范为IIoT应用程序提供了哪些好处;
数据通路[D0:D3]的D0通路是双向通路,用于总线周转(BTA)功能。在主发射机要求外设响应时,它会在传输的数据包时向其PHY发出一个请求,告诉PHY层在传输结束(EoT)后确认总线周转(BTA)命令。其余通路和时钟都是单向的,数据在不同通路中被剥离。例如,个字节将在D0上传送,然后第二个字节将在D1上传送,依此类推,第五个字节将在D0上传送。根据设计要求,数据通路结构可以从一路扩充到四路。图3是1时钟3路系统上的数据剥离图。每条通路有一个的传输开始(SoT)和传输结束(EoP),SoT在所有通路之间同步。但是,某些通路可能会在其他通路之前先完成HS传输(EoT)。MIPI-DSI从机接口电路主要包括4个模块:物理传输层模块、通道管理层模块、协议层模块以及应用层模块;PCI-E测试MIPI测试检修
MIPI D-PHY的信号质量的测试方法;山东解决方案MIPI测试
LANE管理层;
物理层规范了传输介质、电气特性、IO电路、和同步机制,物理层遵守MIPIAllianceStandardforD-PHY,D-PHY为MIPI各个工作组共用标准;所有的CSI-2接收器和发射器必须支持连续的时钟,可以选择支持不连续时钟;连续时钟模式时,数据包之间时钟线保持HS模式,非连续时钟模式时,数据包之间时钟线保持LP11状态。
该组织结集了业界老牌的软硬件厂商包括*大的手机芯片厂商TI、影音多媒体芯片领导厂商意法、全球手机巨头诺基亚以及处理器内核领导厂商ARM、还有手机操作系统鼻祖Symbian。随着飞思卡尔、英特尔、三星和爱立信等重量级厂商的加入,MIPI也逐渐被国际标准化组织所认可。DSI接口
山东解决方案MIPI测试
液晶屏接口类型有LVDS接口、MIPIDSIDSI接口(下文只讨论液晶屏LVDS接口,不讨论其它应用的LVDS接口,因此说到LVDS接口时无特殊说明都是指液晶屏LVDS接口),它们的主要信号成分都是5组差分对,其中1组时钟CLK,4组DATA(MIPIDSI接口中称之为lane),它们到底有什么区别,能直接互联么?在网上搜索“MIPIDSI接口与LVDS接口区别”找到的答案基本上是描述MIPIDSI接口是什么,LVDS接口是什么,没有直接回答该问题。深入了解这些资料后,有了一些眉目,整理如下。首先,两种接口里面的差分信号是不能直接互联的,准确来说是互联后无法使用,MIPIDSI转LVDS比较简...